CMOS反相器是CMOS逻辑电路的基本单元。在CMOS反相器中,P沟道和N沟道晶体管的栅极连接在一起,用作该反相器的输入,逆变电路由CMOS实现,PMOS和NMOS管以完全互补的方式连接,栅极作为输入连接,三个PMOS并联在电路上方,PMOS的漏极与下方NMOS的漏极相连作为输出。
作为参考),此时的CMOS反相器可以等效为下表左图所示的电路。简称CMOS(CMOS集成电路的电源电压必须在规定范围内,不能过压或反相。逆变器只需使用PMOS和NMOS组成全桥整流电路,全桥整流桥可以直接安装在电路的输入端以获得整流电压。根据芯片结构的不同,反相器可分为TTL反相器。
反相器是一种门电路,可以将高电平转换为低电平,或将低电平转换为高电平。如反相器电路所示,在正常电压下,这些二极管处于反向偏置状态,对逻辑功能没有影响。基本单元电路反相器由N沟道和P沟道MOS场效应晶体管对组成(见P沟道金属氧化物半导体集成电路和N沟道金属氧化物半导体集成电路),它们以推挽模式工作。
PMOS连接电源很方便。为了功耗和速度,所有的逻辑电路都是这样的,比如n and与非门。所以pmos开启,NMOS关闭。CMOS电路中的逻辑门包括非门、与门、与非门、或非门、或门、异或门、异或门、施密特触发器门、缓冲器、驱动器等。能实现某种逻辑功能的集成电路,当上面为低电平时,输出为高电平;只有当所有输入都为高时,输出才为低。
输出高电平。该电路的功能是一个三输入与门,输入为a .当输入电压增加到VDD的一半时,iD将达到最大值,而输出电压将迅速下降,当电压增加到VDD的一半时。TpLHt_{pLH}tpLH定义为VoutV_{out}Vout从低电平到高电平的传输延迟(带输入和输出,因为许多寄生二极管在制造过程中自然形成,如图所示。