首页 > 电路 > 电路分析 > 顶级fpga有多少门,我大学学的是电子科学与技术现在做的是自动化方面请高人指点一

顶级fpga有多少门,我大学学的是电子科学与技术现在做的是自动化方面请高人指点一

来源:整理 时间:2023-09-21 00:13:58 编辑:亚灵电子网 手机版

本文目录一览

1,我大学学的是电子科学与技术现在做的是自动化方面请高人指点一

这个显然是因人而异啊,自动化是非常宽广的,或者说学自动化的人必须什么都要会。你若是搞电子方面的、嵌入式方面的,那单片机是必须的,再稍微高端一点的如DSP、ARM、FPGA等。你若是搞工业控制的,那PLC是必须的,再加上组态等。编程语言方面,C是必须的,想有点发展前途,那C++也是必须的。其实自动化并不仅仅是电子技术、计算机技术。自动化的核心应该是控制,将控制理论通过电子技术,计算机技术运用到实际的生产制造中去,才是真正的自动化。
你说呢...

我大学学的是电子科学与技术现在做的是自动化方面请高人指点一

2,FPGA 超大规模 有多少门

英特尔? STRATIX? 10 GX 10M拥有1020万个逻辑单元,拥有6000万个ASIC门的原型设计能力

FPGA 超大规模 有多少门

3,FPGA中一个或门的延时有多少 求高手解答会不会大于350ps

CMOS器件的门延时一般都是ns级的,肯定大于350ps。
你好!得看线长,内部走线有短线,长线,并且有时是其组合。如果不考虑线长只是门级传输肯定没有350ps这么长,考虑线长的话几ns也有可能。打字不易,采纳哦!
FPGA中通过查找表实现组合逻辑,因此计算一个或门的延时,就是一个查找表的延时。这个延时一般和楼主提供的350ps是处于同一个量级的,具体大于或者小于依不同的FPGA速度等级而定。高端FPGA的查找表延时应该都小于这个值,中低端的可能大于,也可能小于,具体要查阅器件对应的datasheet

FPGA中一个或门的延时有多少 求高手解答会不会大于350ps

4,目前性能最高的FPGA芯片是什么集成了多少门电路FPGA和PLD的区别是

目前性能最高的FPGA应该是XILINX的VIRTEX 7 系列,门电路的概念已经很少用了,而用逻辑单元的概念取代。你可以去查查XILINX的网站,最大容量应该是7V2000T。FPGA是一种PLD,CPLD是另外一种PLD,它们都是可编程逻辑器件。区别在于工艺不同,目标应用不同。FPGA一般都是SRAM工艺,而CPLD已EEPROM和FLASH工艺为主,FPGA可以做到很大容量,而CPLD由于工艺的限制最多就几千个逻辑单元,再大性能就下降得很厉害。工艺的区别还导致FPGA是掉电丢失上电加载的电路,而CPLD掉电不丢失,不需要外置配置MOMERY。

5,最新fpga达到多少门了 2014年

现在的FPGA由于开始嵌入大量的硬核,所以很少用门的概念来评价容量。大家统一用逻辑单元的数量来做比较。目前最大容量的FPGA大概有200万个逻辑单元,每个逻辑单元包括一个LUT和一个DFF,以及相应的布线资源。
门gates,逻辑单元,logic blocks, 你可以这样理解, 逻辑单元是由一个个门组成的. 学过电子的都知道,各种若干个门连接在一起,就可以设计成电路来完成需求, fpga就是由门阵列组成, 也就是clb, configurable logic blocks,中文是:逻辑单元. 至于要花掉多少万门, 那要看怎么设计,什么型号的fpga。 这也就是好的fpga与一般fpga的差别, 你可以看看spantan3与virtex 7的区别。 多少万门就是衡量fpga功能的一种说法。 门越多, fpga越强, 也越贵。

6,最新fpga达到多少门了 2014年

尽管不能把asic门数与fpga的逻辑资源进行严格换算 但是根据大量统计结果还是可以估计fpga logic cell等效的asic门数 一般认为比例在9~12之间可以参考这条新闻Xilinx has announced the first shipments of its Virtex-7 2000T Field Programmable Gate Array (FPGA). The Virtex-7 2000T is currently the worlds highest-capacity programmable logic device – it contains 6.8 billion transistors and provides users with 2 million logic cells, which is equivalent to 20 million ASIC gates. This high capacity makes the Virtex-7 2000T ideal for system integration, ASIC replacement, and ASIC prototyping and emulation.这里的比例用的是10从xilinx网站上给出的数据 今年1月底发布的20nm产品virtex ultrascale已经可以提供4.4M的logic cell 差不多4千5百万门

7,spartan6 多少万门级

fpga的设计中,时钟系统的设计极其重要,通常时钟信号会使用bufg网络减少传输延迟,提高系统性能并增强系统的稳定性。 在实际使用中,经常会遇到需要将某个bufg上的时钟信号通过fpga的普通io输出。如果直接从bufg上连接到obuf上,在编译器map的过程中就会出现错误,并提示规避错误的方法,就是在约束文件中加上一条约束,让编译器忽略时序约束的要求,直接通过普通逻辑资源连接。虽然这个约束能规避这个错误,但中间的时序将无法评估,因此可能会导致错误的发生。 xilinx spartan6对于这种应用给出的解决方案是通过oddr2来连接,每个io都有oddr2资源,这些资源可以连接到bufg网络上。
Spartan-6简介 Xilinx目标设计平台的芯片基础融合了行业领先的工艺,可编程的逻辑技术和收发器功能以及用于高级存储支持的控制器,从而可以为成本敏感应用提供高性能的FPGA。高级功耗管理技术的创新,结合以更低的1.0V电源操作的核心选项。

8,FPGA综合问题

呵呵,你说的写代码,仿真,这部分还是在RTL行为级做的。但你的RTL代码在下载到板子上这个过程之前,要做一个综合、布局、布线,按照FPGA的要求,综合成电路,然后讲bit流文件下到FPGA开发板上一句话,你下板子之前,肯定得综合,只是这部分你做的很快(可能电路比较小,综合很快)。其实综合后还有一个指标,你的电路能跑多少M,其实也是评价你电路的一个指标,关系到timing。当你的设计复杂了你就明白了。谢谢,有问题在联系~~~~~ 你要下载,肯定得生成可以下载到板子里的一种文件,比如bit流等,肯定就包含综合这个步骤,只是很快,你看看你软件界面上,有没有synthesize这个选项(肯定有),还有布局步线(map等)。谢谢,有问题在联系
当你点击编译的时候你可以看下面的编译栏的状态,其实这个按钮是傻瓜式的,所以流程自动完成了,当然如果用其他IDE或想自己一步一步完成的时候你可以在START里面找到每一步的工具。这些方面还是要看书的,自己摸索比较慢,推荐人民邮电的Altera FPGA/CPLD设计,分基础和高级两篇,看完基础篇这些你就都明白了。不方便借或者不想买的话网上有PDF的。楼上的偏题了感觉

9,怎样预测FPGA开发板用到的逻辑单元的数目想做个项目但是怕买

FPGA的资源评估主要是包含 LE、BRAM、IO(含数量、最大支持速率、电平标准等)、SerDes接口数量和速率,PLL/DCM数量等。还有一些特殊资源(如乘法器、软核、PCI-E接口等)。其实这些都是可以通过器件的datasheet可以查到的。 而你想做的MAC/LLC 部分,最好先按照功能进行模块划分,然后对每个模块进行资源评估,很多模块网上都有现成的代码可以借鉴(比较好评估资源)。 如果你的功能要实现的比较多(如MAC学习、自适应、PHY,L2SW等),你所选的FPGA从最低端到最高端都可能涵盖。
现在的综合工具都会给出实际的消耗,如果你没有写好程序,那么找到别人写的程序,只要实现了大概的功能,就可以估计了。还可以找有相关经验的人进行估计。如果才开始学习,并且以后还会用到,那么买个DE2是个不错的选择(经费有报销)。
都有模块,比如赛灵思的或者altera的,或者网上下一个,一综合不就出来了。如果,你想全都自己做,就麻烦了。比如需要多少个加法器,多少个计数器,多少个blockram,多少个fifo,多少个dll,pll,多少组合逻辑,需要多少io,需要走哪些线的位置。很麻烦的。估计spartan3,cyclone2等系列找个中等规模的就可以了

10,关于FPGA的有关介绍

FPGA 是英文Field Programmable Gate Array 的缩写,即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC) 领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。它是当今数字系统设计的主要硬件平台,其主要特点就是完全由用户通过软件进行配置和编程,从而完成某种特定的功能,且可以反复擦写。在修改和升级时,不需额外地改变PCB 电路板,只是在计算机上修改和更新程序,使硬件设计工作成为软件开发工作,缩短了系统设计的周期,提高了实现的灵活性并降低了成本,因此获得了广大硬件工程师的青睐。1984 年,在硅谷工作的Bernie Vonderschmitt、Ross Freeman 和 Jim Barnett 共同构建了一个设想,他们梦想创立一家不同于一般的公司。他们希望创建一家在整个新领域内开发和推出先进技术的公司。并且,他们还希望以这种方式领导它:在这里工作的人们热爱他们的工作、享受工作的乐趣,并对他们所从事的工作着迷。创造性地推出了“无晶圆半导体”公司的概念。2009 年2 月18 日,Ross Freeman 因他的这项发明——现场可编程门阵列 (FPGA) 而荣登2009 美国发明家名人堂。Freeman 先生的发明是一块全部由“开放式门”组成的计算机芯片,其专利号为 4,870,302。采用这种芯片,工程师可以根据需要进行编程,添加新的功能,满足不断发展的标准或规范要求,并可在设计的最后阶段进行修改。对PROM、EPROM、E2PROM 熟悉的人都知道这些可编程器件的可编程原理是通过加高压或紫外线导致三极管或MOS 管内部的载流子密度发生变化,实现所谓的可编程,但是这些器件或只能实现单次可编程或编程状态难以稳定。FPGA 则不同,它采用了逻辑单元阵列LCA(Logic Cell Array) 这样一个新概念,内部包括可配置逻辑模块CLB(Configurable Logic Block)、输出输入模块IOB(Input Output Block) 和内部连线(Interconnect)三个部分。FPGA 的可编程实际上是改变了CLB 和IOB 的触发器状态,这样,可以实现多次重复的编程由于FPGA 需要被反复烧写,它实现组合逻辑的基本结构不可能像ASIC 那样通过固定的与非门来完成,而只能采用一种易于反复配置的结构。查找表可以很好地满足这一要求,目前主流FPGA 都采用了基于SRAM 工艺的查找表结构,也有一些军品和宇航级FPGA 采用Flash 或者熔丝与反熔丝工艺的查找表结构。通过烧写文件改变查找表内容的方法来实现对FPGA 的重复配置。根据数字电路的基本知识可以知道,对于一个n 输入的逻辑运算,不管是与或非运算还是异或运算等等,最多只可能存在2n 种结果。所以如果事先将相应的结果存放于一个存贮单元,就相当于实现了与非门电路的功能。FPGA 的原理也是如此,它通过烧写文件去配置查找表的内容,从而在相同的电路情况下实现了不同的逻辑功能。查找表(Look-Up-Table) 简称为LUT,LUT 本质上就是一个RAM。目前FPGA 中多使用4 输入的LUT,所以每一个LUT 可以看成一个有4 位地址线的 的RAM。 当用户通过原理图或HDL 语言描述了一个逻辑电路以后,PLD/FPGA 开发软件会自动计算逻辑电路的所有可能结果,并把真值表( 即结果) 事先写入RAM,这样,每输入一个信号进行逻辑运算就等于输入一个地址进行查表,找出地址对应的内容,然后输出即可。从表中可以看到,LUT 具有和逻辑电路相同的功能。实际上,LUT 具有更快的执行速度和更大的规模。由于基于LUT 的FPGA 具有很高的集成度,其器件密度从数万门到数千万门不等,可以完成极其复杂的时序与逻辑组合逻辑电路功能,所以适用于高速、高密度的高端数字逻辑电路设计领域。其组成部分主要有可编程输入/ 输出单元、基本可编程逻辑单元、内嵌SRAM、丰富的布线资源、底层嵌入功能单元、内嵌专用单元等,主要设计和生产厂家有赛灵思、Altera、Lattice、Actel、Atmel 和QuickLogic 等公司,其中最大的是美国赛灵思公司,占有可编程市场50% 以上的市场份额,比其他所有竞争对手市场份额的总和还多。 FPGA 是由存放在片内RAM 中的程序来设置其工作状态的,因此,工作时需要对片内的RAM 进行编程。用户可以根据不同的配置模式,采用不同的编程方式。加电时,FPGA 芯片将EPROM 中数据读入片内编程RAM 中,配置完成后,FPGA 进入工作状态。掉电后,FPGA 恢复成白片,内部逻辑关系消失,因此,FPGA 能够反复使用。FPGA 的编程无须专用的FPGA 编程器,只须用通用的EPROM、PROM 编程器即可。这样,同一片FPGA,不同的编程数据,可以产生不同的电路功能。因此,FPGA 的使用非常灵活。如前所述,FPGA 是由存放在片内的RAM 来设置其工作状态的,因此工作时需要对片内RAM 进行编程。用户可根据不同的配置模式,采用不同的编程方式。Xilinx FPGA 的常用配置模式有5 类:主串模式、从串模式、elect MAP 模式、Desktop 配置和直接SPI 配置。目前,FPGA 市场占有率最高的两大公司赛灵思公司和Altera 生产的FPGA 都是基于SRAM 工艺的,需要在使用时外接一个片外存储器以保存程序。上电时,FPGA 将外部存储器中的数据读入片内RAM,完成配置后,进入工作状态;掉电后FPGA 恢复为白片,内部逻辑消失。这样FPGA 不仅能反复使用,还无需专门的FPGA编程器,只需通用的EPROM、PROM 编程器即可。Actel、QuickLogic 等公司还提供反熔丝技术的FPGA,具有抗辐射、耐高低温、低功耗和速度快等优点,在军品和航空航天领域中应用较多,但这种FPGA 不能重复擦写,开发初期比较麻烦,费用也比较昂贵。Lattice 是ISP 技术的发明者,在小规模PLD 应用上有一定的特色。早期的赛灵思公司产品一般不涉及军品和宇航级市场,但目前已经有多款产品进入该类领域。FPGA 芯片结构目前主流的FPGA 仍是基于查找表技术的,已经远远超出了先前版本的基本性能,并且整合了常用功能( 如RAM、时钟管理和DSP) 的硬核(ASIC 型) 模块。实际上每一个系列的FPGA 都有其相应的内部结构),FPGA 芯片主要由6 部分完成,分别为:可编程输入输出单元、基本可编程逻辑单元、完整的时钟管理、嵌入块式RAM、丰富的布线资源、内嵌的底层功能单元和内嵌专用硬件模块。
文章TAG:顶级fpga有多少门顶级fpga多少

最近更新

  • 1oz铜厚过多少电流,1mm2铜线可以过多少电流1oz铜厚过多少电流,1mm2铜线可以过多少电流

    本文目录一览1,1mm2铜线可以过多少电流2,150mil1盎司的铜厚过多少电流3,线路板铜泊厚01mm宽1mm长10mm电压DC30V请问能承受4,05盎司能过多大电流5,直径50mm厚1mm的紫铜片能过多少a电流6,PCB1m.....

    电路分析 日期:2024-04-11

  • ao4435多少钱,84消毒液多少钱一瓶ao4435多少钱,84消毒液多少钱一瓶

    84消毒液多少钱一瓶2,求大功率开关管工作电压12V启动电流达到100A左右工作电流是810A3,OCTO手表都多少钱4,移动电源IC的MOS管5,这个烟多少钱一盒6,怎么用万用表检测场效应管的好坏7,这个555.....

    电路分析 日期:2024-04-10

  • 戴维南电路题,电路的戴维宁定理戴维南电路题,电路的戴维宁定理

    在断开的电路中,找到剩余短路的戴维宁(诺顿)等效电路。解决方法:首先,找出电阻R从电路断开后的戴维宁等效电路,求解戴维南定理的基本步骤如下:戴维南等效是关于电压源的等效,因此,第一步:将需.....

    电路分析 日期:2024-04-10

  • 电阻精度的测量电路,高精度电阻测量电路电阻精度的测量电路,高精度电阻测量电路

    测量电阻时应注意以下几点:第一,测量前先切断电路!测量被测电阻时,应断开被测线路的电源,否则会影响测量精度,严重时还会损坏万用表。例如,为了测量汽车中电器或线路的电阻,可以断开电池,输入.....

    电路分析 日期:2024-04-10

  • 开发芯片要多少钱,做芯片大约能要多少钱啊开发芯片要多少钱,做芯片大约能要多少钱啊

    做芯片大约能要多少钱啊现在一般来说都在5000以上做芯片要一定批量。贵的多得是你要做什么芯片。2,做一块基因芯片要花多少钱看什么公司的,有三千多到六七千都有。看做什么项目了,佳学基.....

    电路分析 日期:2024-04-10

  • cx1084稳压多少伏,cx1084ADJ电流是多少cx1084稳压多少伏,cx1084ADJ电流是多少

    cx1084ADJ电流是多少此为最大输出5A的LDO这个应当是1个产品的型号2,CX1084是什么块电源稳压器,3.3V和5V的比较常用-------------------------3,电子式仪表稳压器的输出电压一般为多少伏.....

    电路分析 日期:2024-04-10

  • 电压保护器的接线如何连接电涌保护器电压保护器的接线如何连接电涌保护器

    两相漏电保护器接线,电涌保护器的正确接线方法是选择与电涌保护器额定电流和电压相匹配的插座。漏电保护器用于支路保护时,电涌保护器的正确接线方法,使用正确的电缆和连接器:选择合适的.....

    电路分析 日期:2024-04-10

  • boost电路的频率能达到多少,为什么boost电路的pwm波占空比达到一定值就会短路boost电路的频率能达到多少,为什么boost电路的pwm波占空比达到一定值就会短路

    本文目录一览1,为什么boost电路的pwm波占空比达到一定值就会短路2,sy7711芯片boost电路效率3,BOOST电路中的PWM频率如何设置跟电感和开关管的关系如何4,boost电路5,980ti145g超1070是指的bo.....

    电路分析 日期:2024-04-10